Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Wolfgang Ehlers University of Stuttgart

A Contribution to the Medication-Induced Treatment of Brain-Tumor Metastases, , und . Solid (Bio)mechanics : Challenges of the Next Decade, 24, Kapitel 15, Springer, Cham, (2022)

Prof. Dr. Wolfgang Osten University of Stuttgart

CW thin-disk laser emitting kW-class beams with radial polarization, , , , , , und . 2017 Conference on Lasers and Electro-Optics Europe & European Quantum Electronics Conference (CLEO/Europe-EQEC), IEEE, (2017)
CW thin-disk laser emitting kW-class beams with radial polarization, , , , , , und . 2017 Conference on Lasers and Electro-Optics Europe & European Quantum Electronics Conference (CLEO/Europe-EQEC), IEEE, (2017)Nanofabrication results of a novel cascaded plasmonic superlens : lessons learned, , , und . Modeling Aspects in Optical Metrology VI, 10330, Seite 103300Y. Bellingham, SPIE, (2017)A silicon superlens with a simple design working at visible wavelengths, , , und . Optical Micro- and Nanometrology VI, 9890, Seite 98900I. Bellingham, SPIE, (2016)
 

Weitere Publikationen von Autoren mit dem selben Namen

Organizing and Planning the ASIC Design Process by Means of a Multi-agent System., , und . ICAART (1), Seite 459-463. INSTICC Press, (2010)Checking temporal properties under simulation of executable system descriptions., , , und . HLDVT, Seite 161-166. IEEE Computer Society, (2000)Resilience Articulation Point (RAP): Cross-layer dependability modeling for nanometer system-on-chip resilience., , , , , , , , , und 10 andere Autor(en). Microelectronics Reliability, 54 (6-7): 1066-1074 (2014)Exploiting Slack Time in Dynamically Reconfigurable Processor Architectures., , , , , und . FPT, Seite 381-384. IEEE, (2007)Testing reliability techniques for SoCs with fault tolerant CGRA by using live FPGA fault injection., , , , und . FPT, Seite 462-465. IEEE, (2013)Automatic synthesis of VLSI architectures for arbitrary lifting-based filter banks and transforms., , , und . ICASSP, Seite 1401-1404. IEEE, (2008)Behavioral Emulation of Synthesized RT-Level Descriptions Using VLIW Architectures., , , , und . International Workshop on Rapid System Prototyping, Seite 70-. IEEE Computer Society, (1998)Shape independent VLSI-architecture design approach for 2D morphological operations with non-flat structuring elements., , , und . ICECS, Seite 579-582. IEEE, (2010)Verification of a Microcontroller IP Core for System-on-a-Chip Designs Using Low-Cost Prototyping Environments., und . DATE, Seite 96-101. IEEE Computer Society, (2004)Error Classification and Yield Prediction of Chips in Semiconductor Industry Applications., , , und . Neural Computing and Applications, 9 (3): 202-210 (2000)