Autor der Publikation

Automatic Identification of Timing Anomalies for Cycle-Accurate Worst-Case Execution Time Analysis.

, , , , , und . DDECS, Seite 15-20. IEEE Computer Society, (2006)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Alexander Verl

On the Dynamics and Emergency Stop Behavior of Cable-Driven Parallel Robots, , und . ROMANSY 21 - Robot Design, Dynamics and Control, Volume 569 von CISM International Centre for Mechanical Sciences, Seite 431--438. Switzerland, Springer Verlag and Springer International Publishing, (2016)
 

Weitere Publikationen von Autoren mit dem selben Namen

A Semantics for Distributed Execution of Statemate., , , und . Formal Asp. Comput., 15 (4): 390-405 (2003)An optimal approach to the task allocation problem on hierarchical architectures., , , und . IPDPS, IEEE, (2006)Why Model Checking Can Improve WCET Analysis.. CAV, Volume 3114 von Lecture Notes in Computer Science, Seite 334-347. Springer, (2004)Die EVENTS-Architektur (The EVENTS Architecture)., , , und . it+ti - Informationstechnik und Technische Informatik, 42 (2): 40-44 (2000)MSparc: Multithreading in Real-Time Architectures., und . J. UCS, 6 (10): 1034-1051 (2000)RTSAT-- An Optimal and Efficient Approach to the Task Allocation Problem in Distributed Architectures., und . RTSS, Seite 147-158. IEEE Computer Society, (2006)Mapping Task-Graphs on Distributed ECU Networks: Efficient Algorithms for Feasibility and Optimality., , , , , und . RTCSA, Seite 87-90. IEEE Computer Society, (2006)Testing Real-time Task Networks with Functional Extensions using Model-checking., , und . ETFA, Seite 1-10. IEEE, (2009)Scheduling analysis of distributed real-time systems under functional constraints.. ETFA, Seite 591-599. IEEE, (2008)Automatic Identification of Timing Anomalies for Cycle-Accurate Worst-Case Execution Time Analysis., , , , , und . DDECS, Seite 15-20. IEEE Computer Society, (2006)