Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A 40×40 Four-Neighbor Time-Based In-Memory Computing Graph ASIC Chip Featuring Wavefront Expansion and 2D Gradient Control., , und . ISSCC, Seite 50-52. IEEE, (2019)BiometricNet: Deep Learning based Biometric Identification using Wrist-Worn PPG., , , , , , , , und . ISCAS, Seite 1-5. IEEE, (2018)An Embedded nand Flash-Based Compute-In-Memory Array Demonstrated in a Standard Logic Process., , , und . IEEE J. Solid State Circuits, 57 (2): 625-638 (2022)A 104.8TOPS/W One-Shot Time-Based Neuromorphic Chip Employing Dynamic Threshold Error Correction in 65nm., , , und . A-SSCC, Seite 273-276. IEEE, (2018)CorNET: Deep Learning Framework for PPG-Based Heart Rate Estimation and Biometric Identification in Ambulant Environment., , , , , , , , , und 1 andere Autor(en). IEEE Trans. Biomed. Circuits and Systems, 13 (2): 282-291 (2019)BioTranslator: Inferring R-Peaks from Ambulatory Wrist-Worn PPG Signal., , , , , , und . EMBC, Seite 4241-4245. IEEE, (2019)A 0.0094mm2/Channel Time-Based Beat Frequency ADC in 65nm CMOS for Intra-Electrode Neural Recording., , , , , und . BioCAS, Seite 1-4. IEEE, (2018)A Physical Unclonable Function based on Capacitor Mismatch in a Charge-Redistribution SAR-ADC., , , , und . ISCAS, Seite 1-5. IEEE, (2018)An Energy-Efficient One-Shot Time-Based Neural Network Accelerator Employing Dynamic Threshold Error Correction in 65 nm., , , und . J. Solid-State Circuits, 54 (10): 2777-2785 (2019)