Autor der Publikation

A-WiNoC: Adaptive Wireless Network-on-Chip Architecture for Chip Multiprocessors.

, , , , , und . IEEE Trans. Parallel Distrib. Syst., 26 (12): 3289-3302 (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A-WiNoC: Adaptive Wireless Network-on-Chip Architecture for Chip Multiprocessors., , , , , und . IEEE Trans. Parallel Distrib. Syst., 26 (12): 3289-3302 (2015)Energy-efficient adaptive wireless NoCs architecture., , , , , und . NOCS, Seite 1-8. IEEE, (2013)A New Frontier in Ultralow Power Wireless Links: Network-on-Chip and Chip-to-Chip Interconnects., , , , , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 34 (2): 186-198 (2015)Exploring Wireless Technology for Off-Chip Memory Access., , , , , und . Hot Interconnects, Seite 92-99. IEEE Computer Society, (2016)Energy-Efficient and Fault-Tolerant Unified Buffer and Bufferless Crossbar Architecture for NoCs., , , und . IPDPS Workshops, Seite 972-981. IEEE Computer Society, (2012)Resilient and Power-Efficient Multi-Function Channel Buffers in Network-on-Chip Architectures., , , und . IEEE Trans. Computers, 64 (12): 3555-3568 (2015)Wireless networks-on-chips: architecture, wireless channel, and devices., , , , , und . IEEE Wireless Commun., 19 (5): 58-65 (2012)Design of a Concentrated Torus Topology with Channel Buffers and Efficient Crossbars in NoCs., , , , , und . IPDPS Workshops, Seite 876-883. IEEE, (2013)Dynamic error mitigation in NoCs using intelligent prediction techniques., , , und . MICRO, Seite 1-12. IEEE Computer Society, (2016)Co-design of channel buffers and crossbar organizations in NoCs architectures., , , , und . ICCAD, Seite 219-226. IEEE Computer Society, (2011)