Autor der Publikation

Resilient and Power-Efficient Multi-Function Channel Buffers in Network-on-Chip Architectures.

, , , und . IEEE Trans. Computers, 64 (12): 3555-3568 (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Compiler Directed Cache Coherence Scheme with Fast and Parallel Explicit Invalidation., und . ICPP (1), Seite 2-9. CRC Press, (1992)Co-design of channel buffers and crossbar organizations in NoCs architectures., , , , und . ICCAD, Seite 219-226. IEEE Computer Society, (2011)A Parallel Architecture for Optical Computing., und . PPSC, Seite 414-418. SIAM, (1987)Adaptive inter-router links for low-power, area-efficient and reliable Network-on-Chip (NoC) architectures., , , und . ASP-DAC, Seite 1-6. IEEE, (2009)Dynamic error mitigation in NoCs using intelligent prediction techniques., , , und . MICRO, Seite 1-12. IEEE Computer Society, (2016)A new compiler-directed cache coherence scheme for shared memory multiprocessors with fast and parallel explicit invalidation., und . ISCA, Seite 428. ACM, (1992)LEAD: learning-enabled energy-aware dynamic voltage/frequency scaling in NoCs., , , und . DAC, Seite 82:1-82:6. ACM, (2018)Design of adaptive communication channel buffers for low-power area-efficient network-on-chip architecture., , und . ANCS, Seite 47-56. ACM, (2007)Design of a High-Speed Optical Interconnect for Scalable Shared-Memory Multiprocessors., und . IEEE Micro, 25 (1): 41-49 (2005)Resilient and Power-Efficient Multi-Function Channel Buffers in Network-on-Chip Architectures., , , und . IEEE Trans. Computers, 64 (12): 3555-3568 (2015)