Autor der Publikation

Optimizing the Mapping of Reversible Circuits to Four-Valued Quantum Gate Circuits.

, , , , und . ISMVL, Seite 173-178. IEEE Computer Society, (2012)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Equivalence Checking of Reversible Circuits., , , und . Multiple-Valued Logic and Soft Computing, 19 (4): 361-378 (2012)Faster manipulation of large quantum circuits using wire label reference diagrams., , und . Microprocessors and Microsystems - Embedded Hardware Design, (2019)Exploiting inherent characteristics of reversible circuits for faster combinational equivalence checking., , , und . DATE, Seite 175-180. IEEE, (2016)Breaking Landauer's Limit\\Using Quantum-dot Cellular Automata., , , und . CoRR, (2018)Towards Reverse Engineering Reversible Logic., , , , , , und . CoRR, (2017)Accurate Cost Estimation of Memory Systems Inspired by Machine Learning for Computer Vision., , , , , und . DATE, Seite 1277-1280. IEEE, (2019)Quantified Synthesis of Reversible Logic., , , und . DATE, Seite 1015-1020. ACM, (2008)Efficient mapping of quantum circuits to the IBM QX architectures., , und . DATE, Seite 1135-1138. IEEE, (2018)Generating and checking control logic in the HDL-based design of reversible circuits., , , , und . ISED, Seite 7-12. IEEE, (2016)Guest Editorial Emerging Topics in Multiple-Valued Logic and Its Applications., , , und . IEEE J. Emerg. Sel. Topics Circuits Syst., 6 (1): 1-4 (2016)