Autor der Publikation

A Power-Efficient 32 bit ARM Processor Using Timing-Error Detection and Correction for Transient-Error Tolerance and Adaptation to PVT Variation.

, , , , , und . J. Solid-State Circuits, 46 (1): 18-31 (2011)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Compiler Managed Dynamic Instruction Placement in a Low-Power Code Cache., , , , , , und . CGO, Seite 179-190. IEEE Computer Society, (2005)PEPSC: A Power-Efficient Processor for Scientific Computing., , , und . PACT, Seite 101-110. IEEE Computer Society, (2011)Power-efficient medical image processing using PUMA., , und . SASP, Seite 29-34. IEEE Computer Society, (2009)A 1GHz hardware loop-accelerator with razor-based dynamic adaptation for energy-efficient operation., , , und . CICC, Seite 1-4. IEEE, (2013)A Deep Dive Into Understanding The Random Walk-Based Temporal Graph Learning., , , , , , , , und . IISWC, Seite 87-100. IEEE, (2021)CoreGenesis: erasing core boundaries for robust and configurable performance., , , , und . PACT, Seite 571-572. ACM, (2010)Bridging the computation gap between programmable processors and hardwired accelerators., , , und . HPCA, Seite 313-322. IEEE Computer Society, (2009)A Customized Processor for Energy Efficient Scientific Computing., , , und . IEEE Trans. Computers, 61 (12): 1711-1723 (2012)DVFS in loop accelerators using BLADES., , , , und . DAC, Seite 894-897. ACM, (2008)Correction to Ä Power-Efficient 32 bit ARM Processor Using Timing-Error Detection and Correction for Transient-Error Tolerance and Adaptation to PVT Variation"., , , , , und . J. Solid-State Circuits, 46 (3): 705 (2011)