Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Database analytics acceleration using FPGAs., , , , , , , und . PACT, Seite 411-420. ACM, (2012)High-Throughput, Lossless Data Compresion on FPGAs., , , und . FCCM, Seite 113-116. IEEE Computer Society, (2011)Database Analytics: A Reconfigurable-Computing Approach., , , , , , und . IEEE Micro, 34 (1): 19-29 (2014)TrueNorth: Design and Tool Flow of a 65 mW 1 Million Neuron Programmable Neurosynaptic Chip., , , , , , , , , und 8 andere Autor(en). IEEE Trans. on CAD of Integrated Circuits and Systems, 34 (10): 1537-1557 (2015)A Hardware/Software Approach for Database Query Acceleration with FPGAs., , , , , , und . International Journal of Parallel Programming, 43 (6): 1129-1159 (2015)A 45nm CMOS neuromorphic chip with a scalable architecture for learning in networks of spiking neurons., , , , , , , , , und 1 andere Autor(en). CICC, Seite 1-4. IEEE, (2011)Large Payload Streaming Database Sort and Projection on FPGAs., , , , , , und . SBAC-PAD, Seite 25-32. IEEE Computer Society, (2013)Real-Time Scalable Cortical Computing at 46 Giga-Synaptic OPS/Watt with ~100× Speedup in Time-to-Solution and ~100, 000× Reduction in Energy-to-Solution., , , , , , , , , und 28 andere Autor(en). SC, Seite 27-38. IEEE, (2014)Efficient in-system RTL verification and debugging using FPGAs (abstract only)., , , , , und . FPGA, Seite 269. ACM, (2012)A cycle-accurate, cycle-reproducible multi-FPGA system for accelerating multi-core processor simulation., , , , , , , , , und . FPGA, Seite 153-162. ACM, (2012)