Artikel in einem Konferenzbericht,

A 12-bit 1.6 GS/s interleaved SAR ADC with dual reference shifting and interpolation achieving 17.8 fJ/conv-step in 65nm CMOS.

, , , und .
VLSI Circuits, Seite 1-2. IEEE, (2016)

Metadaten

Tags

Nutzer

  • @dblp

Kommentare und Rezensionen