Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Univ. -Prof. Dr. Joris van Slageren University of Stuttgart

Electrocatalytic proton reduction: Metal based fused diporphyrins with proton relays for efficient catalysis, , , , , , , , und . Dataset, (2024)Related to: Chandra, S., Singha Hazari, A., Song, Q., Hunger, D., Neuman, N. I., van Slageren, J., Klemm, E. & Sarkar, B. (2023). Remarkable Enhancement of Catalytic Activity of Cu-Complexes in the Electrochemical Hydrogen Evolution Reaction by Using Triply Fused Porphyrin. ChemSusChem 16, e202201146. doi: 10.1002/cssc.202201146.
 

Weitere Publikationen von Autoren mit dem selben Namen

Dynamic multi-field packet classification., und . GLOBECOM, Seite 2215-2219. IEEE, (2002)Coherently Attached Programmable Near-Memory Acceleration Platform and its application to Stencil Processing., , , , , , , und . DATE, Seite 668-673. IEEE, (2019)Exploring the Design Space of an Energy-Efficient Accelerator for the SKA1-Low Central Signal Processor., , , , und . International Journal of Parallel Programming, 44 (5): 1003-1027 (2016)An energy-efficient custom architecture for the SKA1-low central signal processor., , , , und . Conf. Computing Frontiers, Seite 5:1-5:8. ACM, (2015)Searching very large routing tables in fast SRAM.. ICCCN, Seite 4-11. IEEE, (2001)Contutto: a novel FPGA-based prototyping platform enabling innovation in the memory subsystem of a server class processor., , , , , , , , und . MICRO, Seite 15-26. ACM, (2017)Hardware-accelerated regular expression matching at multiple tens of Gb/s., und . INFOCOM, Seite 1737-1745. IEEE, (2012)Scalable DFA Compilation for High-Performance Regular-Expression Matching.. SCOPES, Seite 10-19. ACM, (2016)Design methodology for a modular service-driven network processor architecture., , , , , und . Computer Networks, 41 (5): 623-640 (2003)Memristor based computation-in-memory architecture for data-intensive applications., , , , , , , , , und 1 andere Autor(en). DATE, Seite 1718-1725. ACM, (2015)