Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Sakurai, Takayasu
Eine Person hinzufügen mit dem Namen Sakurai, Takayasu
 

Weitere Publikationen von Autoren mit dem selben Namen

Subthreshold-leakage suppressed switched capacitor circuit based on super cut-off CMOS (SCCMOS)., , , , und . ISCAS (4), Seite 3119-3122. IEEE, (2005)A 100Mbps, 0.19mW asynchronous threshold detector with DC power-free pulse discrimination for impulse UWB receiver., , , , , , , und . ASP-DAC, Seite 97-98. IEEE, (2009)VTCMOS characteristics and its optimum conditions predicted by a compact analytical model., , , , und . IEEE Trans. VLSI Syst., 11 (5): 755-761 (2003)A 315 MHz Power-Gated Ultra Low Power Transceiver in 40 nm CMOS for Wireless Sensor Network., , und . IEICE Transactions, 95-C (6): 1035-1041 (2012)0.5-V Input Digital Low-Dropout Regulator (LDO) with 98.7% Current Efficiency in 65 nm CMOS., , , , , , , und . IEICE Transactions, 94-C (6): 938-944 (2011)CMOS inverter delay and other formulas using alpha -power law MOS model.. ICCAD, Seite 74-77. IEEE Computer Society, (1988)Voltage dependent gate capacitance and its impact in estimating power and delay of CMOS digital circuits with low supply voltage (poster session)., , und . ISLPED, Seite 228-230. ACM, (2000)Large-area and flexible sensors with organic transistors., , , , , und . IWASI, Seite 87-90. IEEE, (2013)Trends of On-Chip Interconnects in Deep Sub-Micron VLSI., , , und . IEICE Transactions, 89-C (3): 392-394 (2006)A 120-mV input, fully integrated dual-mode charge pump in 65-nm CMOS for thermoelectric energy harvester., , , , , , und . ASP-DAC, Seite 469-470. IEEE, (2012)