Autor der Publikation

A testable and debuggable dual-core system with thermal-aware dynamic voltage and frequency scaling.

, , , , , , , , , , , , und . ASP-DAC, Seite 17-18. IEEE, (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

An Efficient Pipeline Architecture for Deblocking Filter in H.264/AVC., und . IEICE Transactions, 90-D (1): 99-107 (2007)Tile-based GPU optimizations through ESL full system simulation., , und . ISCAS, Seite 1327-1330. IEEE, (2012)A low cost, low power, high scalability and dependability processor-cluster platform., , , , und . SIES, Seite 95-98. IEEE, (2011)Power-efficient and scalable load/store queue design via address compression., , und . SAC, Seite 1523-1527. ACM, (2008)A Software-Based Test Methodology for Direct-Mapped Data Cache., , , , und . ATS, Seite 363-368. IEEE Computer Society, (2008)Reduction of Frame Memory Accesses and Motion Estimation Computations in MPEG Video Encoder., und . ICCCN, Seite 817-820. IEEE, (2007)A System-Level Network Virtual Platform for IPsec Processor Development., und . IEICE Transactions, 96-D (5): 1095-1104 (2013)Proteus: A reconfigurable computational network for computer vision., , , , , , , , , und 8 andere Autor(en). Mach. Vis. Appl., 8 (2): 85-100 (1995)Economic Production Run Length and warranty Period for Product with Weibull Lifetime.. APJOR, 25 (6): 753-764 (2008)Scalable Dynamic Instruction Scheduler through Wake-Up Spatial Locality., und . IEEE Trans. Computers, 56 (11): 1534-1548 (2007)