Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Govindaraju, Venkatraman
Eine Person hinzufügen mit dem Namen Govindaraju, Venkatraman
 

Weitere Publikationen von Autoren mit dem selben Namen

Design, integration and implementation of the DySER hardware accelerator into OpenSPARC., , , , , , und . HPCA, Seite 115-126. IEEE Computer Society, (2012)DySER: Unifying Functionality and Parallelism Specialization for Energy-Efficient Computing., , , , , , und . IEEE Micro, 32 (5): 38-51 (2012)Dynamically Specialized Datapaths for energy efficient computing., , und . HPCA, Seite 503-514. IEEE Computer Society, (2011)Performance evaluation of a DySER FPGA prototype system spanning the compiler, microarchitecture, and hardware implementation., , , , , , , , und . ISPASS, Seite 203-214. IEEE Computer Society, (2015)Big Data Processing: Scalability with Extreme Single-Node Performance., , , , , , , , , und . BigData Congress, Seite 129-136. IEEE Computer Society, (2017)A Graph-Based Program Representation for Analyzing Hardware Specialization Approaches., , und . IEEE Comput. Archit. Lett., 14 (2): 94-98 (2015)Breaking SIMD shackles with an exposed flexible microarchitecture and the access execute PDG., , und . PACT, Seite 341-351. IEEE Computer Society, (2013)Toward a multicore architecture for real-time ray-tracing., , , , und . MICRO, Seite 176-187. IEEE Computer Society, (2008)Sampling + DMR: practical and low-overhead permanent fault detection., , , , , und . ISCA, Seite 201-212. ACM, (2011)A many-core architecture for in-memory data processing., , , , , , , , , und 1 andere Autor(en). MICRO, Seite 245-258. ACM, (2017)