Autor der Publikation

A fast and compact circuit for integer square root computation based on Mitchell logarithmic method.

, , , , und . ISCAS, Seite 1235-1238. IEEE, (2012)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Tay, Thian Fatt
Eine Person hinzufügen mit dem Namen Tay, Thian Fatt
 

Weitere Publikationen von Autoren mit dem selben Namen

A signed integer programmable power-of-two scaler for 2n-1, 2n, 2n+1 RNS., , und . ISCAS, Seite 2211-2214. IEEE, (2013)A unified 2n-1, 2n, 2n+1 RNS scaler with dual scaling constants., , und . APCCAS, Seite 296-299. IEEE, (2012)Erratum to "Efficient VLSI Implementation of 2n Scaling of Signed Integer in RNS 2n-1, 2n, 2n+1"., , und . IEEE Trans. VLSI Syst., 24 (4): 1612 (2016)A new algorithm for single residue digit error correction in Redundant Residue Number System., und . ISCAS, Seite 1748-1751. IEEE, (2014)New algorithm for signed integer comparison in four-moduli superset 2n, 2n -1, 2n +1, 2n+1-1., und . APCCAS, Seite 519-522. IEEE, (2014)A Non-Iterative Multiple Residue Digit Error Detection and Correction Algorithm in RRNS., und . IEEE Trans. Computers, 65 (2): 396-408 (2016)Efficient VLSI Implementation of $2^n$ Scaling of Signed Integer in RNS $\2^n-1, 2^n, 2^n+1\$., , und . IEEE Trans. VLSI Syst., 21 (10): 1936-1940 (2013)A new unified modular adder/subtractor for arbitrary moduli., und . ISCAS, Seite 53-56. IEEE, (2015)A fast and compact circuit for integer square root computation based on Mitchell logarithmic method., , , , und . ISCAS, Seite 1235-1238. IEEE, (2012)Base Transformation With Injective Residue Mapping for Dynamic Range Reduction in RNS., , und . IEEE Trans. on Circuits and Systems, 62-I (9): 2248-2259 (2015)