Autor der Publikation

An Automated Framework for Accelerating Numerical Algorithms on Reconfigurable Platforms Using Algorithmic/Architectural Optimization.

, , , , , , , , , und . IEEE Trans. Computers, 58 (12): 1654-1667 (2009)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Pitsianis, Nikos
Eine Person hinzufügen mit dem Namen Pitsianis, Nikos
 

Weitere Publikationen von Autoren mit dem selben Namen

Efficient Function Evaluations with Lookup Tables for Structured Matrix Operations., , , , , , , , , und . SiPS, Seite 463-468. IEEE, (2007)Two-Dimensional Cellular Automata: Properties and Applications of a New VLSI Architecture., , , und . Comput. J., 35 (Additional-Papers): A377-A386 (1992)Indirect VLIW memory allocation for the ManArray multiprocessor DSP., und . SIGARCH Computer Architecture News, 31 (1): 69-74 (2003)ManArray Processor Interconnection Network: An Introduction., , und . Euro-Par, Volume 1685 von Lecture Notes in Computer Science, Seite 761-765. Springer, (1999)SynTiSe: A modified multi-regime MCMC approach for generation of wind power synthetic time series., , , und . SysCon, Seite 668-674. IEEE, (2015)Sparse Dual of the Density Peaks Algorithm for Cluster Analysis of High-dimensional Data., , , und . HPEC, Seite 1-14. IEEE, (2018)Automatic Parallel Code Generation for NUFFT Data Translation on multicores., , , , , und . Journal of Circuits, Systems, and Computers, (2012)An Automated Framework for Accelerating Numerical Algorithms on Reconfigurable Platforms Using Algorithmic/Architectural Optimization., , , , , , , , , und . IEEE Trans. Computers, 58 (12): 1654-1667 (2009)Parallel search of k-nearest neighbors with synchronous operations., , und . HPEC, Seite 1-6. IEEE, (2012)Geometric Tiling for Reducing Power Consumption in Structured Matrix Operations., , , , , , , , , und . SoCC, Seite 113-114. IEEE, (2006)