Autor der Publikation

Evaluation of Dynamic-Adjusting Threshold-Voltage Scheme for Low-Power FinFET Circuits.

, , , , und . IEEE Trans. VLSI Syst., 26 (10): 1922-1929 (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Modeling and testing of interference faults in the nano NAND Flash memory., , und . DATE, Seite 527-531. IEEE, (2012)Efficient evaluation model including interconnect resistance effect for large scale RRAM crossbar array matrix computing., , , , , und . SCIENCE CHINA Information Sciences, 62 (2): 22401:1-22401:11 (2019)A TSV repair method for clustered faults., , , und . ASICON, Seite 1-4. IEEE, (2015)A countermeasure for power analysis to scalar multiplication of ECC hardware., , , und . ASICON, Seite 1-4. IEEE, (2015)An enhanced decoder for multiple-bit error correcting BCH codes., , , und . ASICON, Seite 1-4. IEEE, (2015)A UWB mixer with a balanced wide band active balun using crossing centertaped inductor., , , und . ISCAS, Seite 1588-1591. IEEE, (2013)Design and Implementation of a 2-level FSK Digital Modems Using CORDIC Algorithm., , , und . APCCAS, Seite 1753-1756. IEEE, (2006)Enhanced error correction against multiple-bit-upset based on BCH code for SRAM., , und . ASICON, Seite 1-4. IEEE, (2013)Low Power High Performance FinFET Standard Cells Based on Mixed Back Biasing Technology., , , , , und . IEICE Transactions, 99-C (8): 974-983 (2016)Context-adaptive fast motion estimation of HEVC., , , und . ISCAS, Seite 2784-2787. IEEE, (2015)