Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Hsieh, Ping-Hsuan
Eine Person hinzufügen mit dem Namen Hsieh, Ping-Hsuan
 

Weitere Publikationen von Autoren mit dem selben Namen

IoT: Source of test challenges., , , , , , , , , und 4 andere Autor(en). ETS, Seite 1-10. IEEE, (2016)An RF Energy Harvester With 44.1% PCE at Input Available Power of -12 dBm., , und . IEEE Trans. on Circuits and Systems, 62-I (6): 1528-1537 (2015)A 0.003 mm2 10 b 240 MS/s 0.7 mW SAR ADC in 28 nm CMOS With Digital Error Correction and Correlated-Reversed Switching., , , , , , , , und . J. Solid-State Circuits, 50 (6): 1382-1398 (2015)A Digital-to-Time Converter with Coupled Phase-Rotating LC Oscillators in 90-nm CMOS Technology., , und . ISCAS, Seite 1-4. IEEE, (2019)A 28Gb/s 4-tap FFE/15-tap DFE serial link transceiver in 32nm SOI CMOS technology., , , , , , , , , und 11 andere Autor(en). ISSCC, Seite 324-326. IEEE, (2012)A 1.4-pJ/b, power-scalable 16×12-Gb/s source-synchronous I/O with DFE receiver in 32nm SOI CMOS technology., , , , , , , , , und 6 andere Autor(en). CICC, Seite 1-4. IEEE, (2014)A 1.4 pJ/bit, Power-Scalable 16×12 Gb/s Source-Synchronous I/O With DFE Receiver in 32 nm SOI CMOS Technology., , , , , , , , , und 7 andere Autor(en). J. Solid-State Circuits, 50 (8): 1917-1931 (2015)Technique to Reduce the Resolution Requirement of Digitally Controlled Oscillators for Digital PLLs., und . IEEE Trans. on Circuits and Systems, 54-II (3): 237-241 (2007)A 100-MHz radio-frequency energy harvester for passively powered devices., und . ECCTD, Seite 1-4. IEEE, (2015)A nonlinear phase detector for digital phase locked loops., , und . CICC, Seite 335-338. IEEE, (2009)