Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Paim, Guilherme
Eine Person hinzufügen mit dem Namen Paim, Guilherme
 

Weitere Publikationen von Autoren mit dem selben Namen

A multi-standard interpolation filter for motion compensated prediction on high definition videos., , , , , und . LASCAS, Seite 1-4. IEEE, (2015)High-throughput and power-efficient hardware design for a multiple video coding standard sample interpolator., , , , , und . J. Real-Time Image Processing, 16 (1): 175-192 (2019)A power-predictive environment for fast and power-aware ASIC-based FIR filter design., , , , , und . SBCCI, Seite 168-173. ACM, (2017)Low-Power HEVC 8-point 2-D Discrete Cosine Transform Hardware Using Adder Compressors., , , , , , und . NEWCAS, Seite 309-312. IEEE, (2018)High-throughput and memory-aware hardware of a sub-pixel interpolator for multiple video coding standards., , , , , und . ICIP, Seite 2162-2166. IEEE, (2016)Framework-based arithmetic core generation to explore ASIC-based parallel binary multipliers., , , , und . ICECS, Seite 478-481. IEEE, (2017)Boosting the Efficiency of the Harmonics Elimination VLSI Architecture by Arithmetic Approximations., , , , und . ICECS, Seite 1-4. IEEE, (2021)Bridging the Gap Between Voltage Over-Scaling and Joint Hardware Accelerator-Algorithm Closed-Loop, , , , und . IEEE transactions on circuits and systems for video technology, 32 (1): 398-410 (2022)Power efficient 2-D rounded cosine transform with adder compressors for image compression., , , und . ICECS, Seite 348-351. IEEE, (2015)An efficient sub-sample interpolator hardware for VP9-10 standards., , , , , , , und . ICIP, Seite 2167-2171. IEEE, (2016)