Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Minimum supply voltage for sequential logic circuits in a 22nm technology., , , , und . ISLPED, Seite 181-186. IEEE, (2013)1.32GHz high-throughput charge-recovery AES core with resistance to DPA attacks., , und . VLSIC, Seite 246-. IEEE, (2015)A 2.56-mm2 718GOPS Configurable Spiking Convolutional Sparse Coding Accelerator in 40-nm CMOS., , und . J. Solid-State Circuits, 53 (10): 2818-2827 (2018)Low-Power High-Throughput LDPC Decoder Using Non-Refresh Embedded DRAM., , , und . J. Solid-State Circuits, 49 (3): 783-794 (2014)Editorial., , , , , , , , , und 35 andere Autor(en). IEEE Trans. VLSI Syst., 25 (1): 1-20 (2017)Analysis of absorbing sets and fully absorbing sets of array-based LDPC codes., , , , und . IEEE Trans. Information Theory, 56 (1): 181-201 (2010)Design of LDPC decoders for improved low error rate performance: quantization and algorithm choices., , , , und . IEEE Trans. Communications, 57 (11): 3258-3268 (2009)Efficient Post-Processors for Improving Error-Correcting Performance of LDPC Codes., , und . IEEE Trans. on Circuits and Systems, 66-I (10): 4032-4043 (2019)A 1.6-mm2 38-mW 1.5-Gb/s LDPC decoder enabled by refresh-free embedded DRAM., , , und . VLSIC, Seite 114-115. IEEE, (2012)DNC-Aided SCL-Flip Decoding of Polar Codes., und . GLOBECOM, Seite 1-6. IEEE, (2021)