Autor der Publikation

A 56.4-to-63.4 GHz Multi-Rate All-Digital Fractional-N PLL for FMCW Radar Applications in 65 nm CMOS.

, , und . J. Solid-State Circuits, 49 (5): 1081-1096 (2014)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Low Phase Noise Oscillator Principled on Transformer-Coupled Hard Limiting., , und . J. Solid-State Circuits, 49 (2): 373-383 (2014)A Low-Flicker-Noise 30-GHz Class-F23 Oscillator in 28-nm CMOS Using Implicit Resonance and Explicit Common-Mode Return Path., , und . J. Solid-State Circuits, 53 (7): 1977-1987 (2018)Cryo-CMOS Circuits and Systems for Quantum Computing Applications., , , , , , , , , und 1 andere Autor(en). J. Solid-State Circuits, 53 (1): 309-321 (2018)Digital RF processing: toward low-cost reconfigurable radios., , und . IEEE Communications Magazine, 43 (8): 105-113 (2005)Challenges in On-Chip Antenna Design and Integration With RF Receiver Front-End Circuitry in Nanoscale CMOS for 5G Communication Systems., , , , , , und . IEEE Access, (2019)Analysis and Design of a High-Order Discrete-Time Passive IIR Low-Pass Filter., , und . J. Solid-State Circuits, 49 (11): 2575-2587 (2014)A Class-F CMOS Oscillator., und . J. Solid-State Circuits, 48 (12): 3120-3133 (2013)Analysis and Design of I/Q Charge-Sharing Band-Pass-Filter for Superheterodyne Receivers., , und . IEEE Trans. on Circuits and Systems, 62-I (8): 2114-2121 (2015)An Efficient Linearization Scheme for a Digital Polar EDGE Transmitter., , , , , , und . IEEE Trans. on Circuits and Systems, 57-II (3): 193-197 (2010)All-Digital PLL With Ultra Fast Settling., und . IEEE Trans. on Circuits and Systems, 54-II (2): 181-185 (2007)