Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Tenhunen, Hannu
Eine Person hinzufügen mit dem Namen Tenhunen, Hannu
 

Weitere Publikationen von Autoren mit dem selben Namen

Path-Based Partitioning Methods for 3D Networks-on-Chip with Minimal Adaptive Routing., , , , , und . IEEE Trans. Computers, 63 (3): 718-733 (2014)Skewing-based method for reduction of functional crosstalk and power supply noise caused by on-chip buses., , und . IET Computers & Digital Techniques, 6 (2): 114-124 (2012)Power-Supply and Substrate-Noise-Induced Timing Jitter in Nonoverlapping Clock Generation Circuits., , und . IEEE Trans. on Circuits and Systems, 55-I (4): 1041-1054 (2008)Private reliability environments for efficient fault-tolerance in CGRAs., , , , , und . Design Autom. for Emb. Sys., 18 (3-4): 295-327 (2014)Fuzzy-based Adaptive Routing Algorithm for Networks-on-Chip., , und . Journal of Systems Architecture - Embedded Systems Design, 59 (7): 516-527 (2013)Special issue on networks on chip., , und . Journal of Systems Architecture, 50 (2-3): 61-63 (2004)Optimal placement of vertical connections in 3D Network-on-Chip., , , , , und . Journal of Systems Architecture - Embedded Systems Design, 59 (7): 441-454 (2013)PDNOC: Partially diagonal network-on-chip for high efficiency multicore systems., , , , und . Concurrency and Computation: Practice and Experience, 27 (4): 1054-1067 (2015)Energy-aware fault-tolerant network-on-chips for addressing multiple traffic classes., , , , , und . Microprocessors and Microsystems - Embedded Hardware Design, 37 (8-A): 811-822 (2013)Efficient congestion-aware selection method for on-chip networks., , , , und . ReCoSoC, Seite 1-4. IEEE, (2011)