Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Design of a Hierarchical Clos-Benes Optical Network-on-Chip Architecture., , und . ISVLSI, Seite 523-528. IEEE, (2019)TaiJiNet: Towards Partial Binarized Convolutional Neural Network for Embedded Systems., , , , , , , , und . ISVLSI, Seite 136-141. IEEE Computer Society, (2018)Routing in optical network-on-chip: minimizing contention with guaranteed thermal reliability., , , , , und . ASP-DAC, Seite 364-369. ACM, (2019)Efficient SAT-Based Mapping and Scheduling of Homogeneous Synchronous Dataflow Graphs for Throughput Optimization., , , , und . RTSS, Seite 492-504. IEEE Computer Society, (2008)Modeling and Analysis of Thermal Effects in Optical Networks-on-Chip., , , , , , , und . ISVLSI, Seite 254-259. IEEE Computer Society, (2011)Fine-Grained Task-Level Parallel and Low Power H.264 Decoding in Multi-Core Systems., , , , , , und . ICPADS, Seite 307-314. IEEE, (2018)Timing-Anomaly Free Dynamic Scheduling of Conditional DAG Tasks on Multi-Core Systems., , , , und . ACM Trans. Embedded Comput. Syst., 18 (5s): 91:1-91:19 (2019)Traffic-Aware Application Mapping for Network-on-Chip Based Multiprocessor System-on-Chip., , , , , , , und . HPCC/CSS/ICESS, Seite 571-576. IEEE, (2015)Analyzing Data Cache Related Preemption Delay With Multiple Preemptions., , , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 37 (11): 2255-2265 (2018)An Efficient Technique of Application Mapping and Scheduling on Real-Time Multiprocessor Systems for Throughput Optimization., und . ACM Trans. Embedded Comput. Syst., 15 (4): 65:1-65:25 (2016)