Autor der Publikation

The Erlangen Slot Machine - A Platform for Interdisciplinary Research in Dynamically Reconfigurable Computing (ESM - Eine Hardware-Plattform für interdisziplinäre Forschung im Bereich des dynamischen rekonfigurierbaren Rechnens).

, , , , , und . it - Information Technology, 49 (3): 143- (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Majer, Mateusz
Eine Person hinzufügen mit dem Namen Majer, Mateusz
 

Weitere Publikationen von Autoren mit dem selben Namen

Defragmenting the Module Layout of a Partially Reconfigurable Device., , , , , , und . ERSA, Seite 92-104. CSREA Press, (2005)Offline and Online Aspects of Defragmenting the Module Layout of a Partially Reconfigurable Device., , , , , und . IEEE Trans. VLSI Syst., 16 (9): 1210-1219 (2008)The Erlangen Slot Machine - A Platform for Interdisciplinary Research in Dynamically Reconfigurable Computing (ESM - Eine Hardware-Plattform für interdisziplinäre Forschung im Bereich des dynamischen rekonfigurierbaren Rechnens)., , , , , und . it - Information Technology, 49 (3): 143- (2007)A Practical Approach for Circuit Routing on Dynamic Reconfigurable Devices, , , , , , und . CoRR, (2005)Co-design Architecture and Implementation for Point-Based Rendering on FPGAs., , , , und . IEEE International Workshop on Rapid System Prototyping, Seite 142-148. IEEE Computer Society, (2008)Bridging the Gap between Relocatability and Available Technology: The Erlangen Slot Machine., , und . Dynamically Reconfigurable Architectures, Volume 06141 von Dagstuhl Seminar Proceedings, Internationales Begegnungs- und Forschungszentrum fuer Informatik (IBFI), Schloss Dagstuhl, Germany, (2006)Reconfigurable HW/SW Architecture of a Real-Time Driver Assistance System., , , , , und . ARC, Volume 4943 von Lecture Notes in Computer Science, Seite 148-158. Springer, (2008)Adaptive architectures for an OTN processor: reducing design costs through reconfigurability and multiprocessing., , , , , , , und . Conf. Computing Frontiers, Seite 404-418. ACM, (2004)Fine grain reconfigurable architectures., , , , , , , , , und 5 andere Autor(en). FPL, Seite 348. IEEE, (2008)An FPGA-Based Dynamically Reconfigurable Platform: From Concept to Realization.. FPL, Seite 1-2. IEEE, (2006)