Autor der Publikation

Degradation Delay Model Extension to CMOS Gates.

, , , , und . PATMOS, Volume 1918 von Lecture Notes in Computer Science, Seite 149-158. Springer, (2000)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Minimalistic SDHC-SPI hardware reader module for boot loader applications., , , , , und . Microelectronics Journal, (2017)Static Power Consumption in CMOS Gates Using Independent Bodies., , , , , , und . PATMOS, Volume 4644 von Lecture Notes in Computer Science, Seite 404-412. Springer, (2007)Characterization of Normal Propagation Delay for Delay Degradation Model (DDM)., , , , und . PATMOS, Volume 2451 von Lecture Notes in Computer Science, Seite 477-486. Springer, (2002)HALOTIS: high accuracy LOgic TIming simulator with inertial and degradation delay model., , , , und . DATE, Seite 467-471. IEEE Computer Society, (2001)Efficient Design and Implementation on FPGA of a MicroBlaze Peripheral for Processing Direct Electrical Networks Measurements., , , , , , und . IES, Seite 1-7. IEEE, (2006)Internode: Internal Node Logic Computational Model., , , , , und . Annual Simulation Symposium, Seite 241-248. IEEE Computer Society, (2003)A Proposal for a New Way of Classifying Network Security Metrics: Study of the Information Collected through a Honeypot., , , , und . QRS Companion, Seite 633-634. IEEE, (2018)Signal Sampling Based Transition Modeling for Digital Gates Characterization., , , , , und . PATMOS, Volume 3254 von Lecture Notes in Computer Science, Seite 829-837. Springer, (2004)Fast-Convergence Microsecond-Accurate Clock Discipline Algorithm for Hardware Implementation., , , , und . IEEE Trans. Instrumentation and Measurement, 60 (12): 3961-3963 (2011)Comprehensive Analysis on the Internal Power Dissipation of Static CMOS Cells in Ultra-Deep Sub-Micron Technologies., , , , , und . J. Low Power Electronics, 6 (1): 93-102 (2010)