Autor der Publikation

FREYA : A 0.023-mm²/Channel, 20.8- μW/Channel, Event-Driven 8-Channel SoC for Spiking End-to-End Sensing of Time-Sparse Biosignals

, , , und . IEEE transactions on circuits and systems. 1, Regular papers, 72 (3): 1093-1104 (2024)
DOI: 10.1109/TCSI.2024.3504264

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Gielen, Georges
Eine Person hinzufügen mit dem Namen Gielen, Georges
 

Weitere Publikationen von Autoren mit dem selben Namen

FREYA : A 0.023-mm²/Channel, 20.8- μW/Channel, Event-Driven 8-Channel SoC for Spiking End-to-End Sensing of Time-Sparse Biosignals, , , und . IEEE transactions on circuits and systems. 1, Regular papers, 72 (3): 1093-1104 (2024)Design tools and circuit solutions for degradation-resilient analog circuits in nanometer CMOS.. DDECS, Seite 1. IEEE Computer Society, (2009)Time-based sensor interface circuits in carbon nanotube technology., , , , , und . ISCAS, Seite 2924-2927. IEEE, (2015)An implantable 455-active-electrode 52-channel CMOS neural probe., , , , , , , , und . ISSCC, Seite 288-289. IEEE, (2013)Design of an intrinsically-linear double-VCO-based ADC with 2nd-order noise shaping., , , und . DATE, Seite 1215-1220. IEEE, (2012)Stochastic circuit reliability analysis., und . DATE, Seite 1285-1290. IEEE, (2011)Hierarchical Top-Down Design of Analog Sensor Interfaces: From System-Level Specifications Down to Silicon., , , , und . DATE, Seite 716-720. IEEE Computer Society, (1998)Time-Varying, Frequency-Domain Modeling and Analysis of Phase-Locked Loops with Sampling Phase-Frequency Detectors., , und . DATE, Seite 10238-10243. IEEE Computer Society, (2003)Developing engineering-oriented educational workshops within a student branch., , , , , , , , , und 9 andere Autor(en). EUROCON, Seite 933-940. IEEE, (2013)Use of Symbolic Analysis in Analog Circuit Synthesis., , , , und . ISCAS, Seite 2205-2208. IEEE, (1995)