Autor der Publikation

A Motion Vector Predictor Architecture for AVS and MPEG-2 HDTV Decoder.

, , , , und . PCM, Volume 4261 von Lecture Notes in Computer Science, Seite 424-431. Springer, (2006)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Algorithmic and architectural co-design for integer motion estimation of AVS., , und . IEEE Trans. Consumer Electronics, 52 (3): 1092-1098 (2006)A flexible VLSI architecture of transport processor for an AVS HDTV decoder SoC., , , , und . IEEE Trans. Consumer Electronics, 52 (4): 1427-1432 (2006)An Efficient Zigzag Scanning and Entropy Coding Architecture Design., , , , , , und . PCM, Volume 8294 von Lecture Notes in Computer Science, Seite 350-358. Springer, (2013)A Motion Vector Predictor Architecture for AVS and MPEG-2 HDTV Decoder., , , , und . PCM, Volume 4261 von Lecture Notes in Computer Science, Seite 424-431. Springer, (2006)Structure preserving single image super-resolution., , , , , und . ICIP, Seite 1409-1413. IEEE, (2016)A high speed and efficient architecture of VLD for AVS HD video decoder., , , und . PCS, Seite 377-380. IEEE, (2012)A flexible and high-performance hardware video encoder architecture., , , , und . PCS, Seite 373-376. IEEE, (2012)An Efficient Reference Frame Storage Scheme for H.264 HDTV Decoder., , , und . ICME, Seite 361-364. IEEE Computer Society, (2006)An adaptive inter CU depth decision algorithm for HEVC., , , , , , und . VCIP, Seite 1-4. IEEE, (2015)An Efficient VLSI Architecture for Motion Compensation of AVS HDTV Decoder., , , und . J. Comput. Sci. Technol., 21 (3): 370-377 (2006)