Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

FPART: A Multi-way FPGA Partitioning Procedure Based on the Improved FM Algorithm., , und . ASP-DAC, Seite 513-518. IEEE, (1998)A Reconfigurable Multi-Transform VLSI Architecture Supporting Video Codec Design., , , , , und . IEEE Trans. on Circuits and Systems, 58-II (7): 432-436 (2011)A New Universal Test Pattern Auto-generating Approach for FPGA Logic Resources (abstract only)., und . FPGA, Seite 263. ACM, (2005)A high-performance reconfigurable VLSI architecture for vbsme in H.264., , , , und . IEEE Trans. Consumer Electronics, 54 (3): 1338-1345 (2008)A novel dynamic reconfigurable VLSI architecture for H.264 transforms., , , , und . APCCAS, Seite 1810-1813. IEEE, (2008)Engineering a scalable Boolean matching based on EDA SaaS 2.0., , , , und . ICCAD, Seite 750-755. IEEE, (2010)High-speed and memory-efficient architecture for 2-D 1-Level discrete wavelet transform., , , , und . ICECS, Seite 486-489. IEEE, (2008)Frequency domain wavelet method with GMRES for large-scale linear circuit simulation., , , , , und . ISCAS (5), Seite 321-324. IEEE, (2004)A novel memristor-based rSRAM structure for multiple-bit upsets immunity., , , , und . IEICE Electronic Express, 9 (9): 861-867 (2012)General switch box modeling and optimization for FPGA routing architectures., , , , und . FPT, Seite 320-323. IEEE, (2010)