Autor der Publikation

A Topology of Fully Differential Class-AB Symmetrical OTA With Improved CMRR.

, , , , und . IEEE Trans. on Circuits and Systems, 65-II (11): 1504-1508 (2018)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Trifiletti, Alessandro
Eine Person hinzufügen mit dem Namen Trifiletti, Alessandro
 

Weitere Publikationen von Autoren mit dem selben Namen

A wideband amplifier topology based on positive capacitive feedback., , und . Microelectronics Journal, 45 (1): 50-58 (2014)A High-Speed Oscillator-Based Truly Random Number Source for Cryptographic Applications on a Smart Card IC., , , , und . IEEE Trans. Computers, 52 (4): 403-409 (2003)An MDAC architecture with low sensitivity to finite opamp gain., , und . ECCTD, Seite 568-571. IEEE, (2011)Security Evaluation and Optimization of the Delay-based Dual-rail Pre-charge Logic in Presence of Early Evaluation of Data., , und . SECRYPT, Seite 183-194. SciTePress, (2013)A Low-Power Microcontroller with on-Chip Self-Tuning Digital Clock-Generator for Variable-Load Applications., , und . ICCD, Seite 476-481. IEEE Computer Society, (1999)Inverting closed-loop amplifier architecture with reduced gain error and high input impedance., , , und . ISCAS, IEEE, (2006)Source-degenerated CMOS Transconductor with Auxiliary Linearization., , , und . ISCAS, Seite 2240-2243. IEEE, (2007)Low voltage, low power, compact, high accuracy, high precision PTAT temperature sensor for deep sub-micron CMOS systems., , , , und . ISCAS, Seite 2102-2105. IEEE, (2008)Design of Low-Voltage High-Speed CML D-Latches in Nanometer CMOS Technologies., , , und . IEEE Trans. VLSI Syst., 25 (12): 3509-3520 (2017)A Topology of Fully Differential Class-AB Symmetrical OTA With Improved CMRR., , , , und . IEEE Trans. on Circuits and Systems, 65-II (11): 1504-1508 (2018)