Autor der Publikation

Performance Comparisons Between 7-nm FinFET and Conventional Bulk CMOS Standard Cell Libraries.

, , , , , und . IEEE Trans. on Circuits and Systems, 62-II (8): 761-765 (2015)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Reinforcement Learning-Based Power Management Framework for Green Computing Data Centers., , und . IC2E, Seite 135-138. IEEE Computer Society, (2016)An energy and deadline aware resource provisioning, scheduling and optimization framework for cloud systems., , , und . CODES+ISSS, Seite 31:1-31:10. IEEE, (2013)Concurrent Task Scheduling and Dynamic Voltage and Frequency Scaling in a Real-Time Embedded System With Energy Harvesting., , , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 35 (11): 1890-1902 (2016)Dynamics analysis of fractional order three-dimensional Hopfield neural network., , und . ICNC, Seite 3037-3039. IEEE, (2010)Semi-analytical current source modeling of FinFET devices operating in near/sub-threshold regime with independent gate control and considering process variation., , , , und . ASP-DAC, Seite 167-172. IEEE, (2014)High-Accuracy FIR Filter Design Using Stochastic Computing., und . ISVLSI, Seite 128-133. IEEE Computer Society, (2016)An improved logical effort model and framework applied to optimal sizing of circuits operating in multiple supply voltage regimes., , , und . ISQED, Seite 249-256. IEEE, (2014)An efficient semi-analytical current source model for FinFET devices in near/sub-threshold regime considering multiple input switching and stack effect., , , , und . ISQED, Seite 575-581. IEEE, (2014)A sequential game perspective and optimization of the smart grid with distributed data centers., , und . ISGT, Seite 1-6. IEEE, (2013)A new paradigm for trading off yield, area and performance to enhance performance per wafer., , und . DATE, Seite 1753-1758. EDA Consortium San Jose, CA, USA / ACM DL, (2013)