Autor der Publikation

Modeling of Applications and Hardware to Explore Task Mapping and Scheduling Strategies on a Heterogeneous Micro-Server System.

, , , und . IPDPS Workshops, Seite 65-76. IEEE Computer Society, (2017)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

A Global Optimization for Scan Chain Insertion at the RT-level., , und . ISVLSI, Seite 321-322. IEEE Computer Society, (2011)Cache-aware static scheduling for hard real-time multicore systems based on communication affinities., , und . CoRR, (2013)A multi-objective optimization for memory BIST sharing using a genetic algorithm., , und . IOLTS, Seite 73-78. IEEE Computer Society, (2011)A Graph-Based Approach to Optimal Scan Chain Stitching Using RTL Design Descriptions., , und . VLSI Design, (2012)Applying Operations Research to Design for Test Insertion Problems., und . Computational Intelligence in Digital and Network Designs and Applications, Springer, (2015)Approximation Algorithm for Scheduling a Chain of Tasks on Heterogeneous Systems., , und . Euro-Par Workshops, Volume 10659 von Lecture Notes in Computer Science, Seite 353-365. Springer, (2017)Recherche opérationnelle et optimisation pour la conception testable de circuits intégrés complexes. (-).. Joseph Fourier University, Grenoble, France, (2010)Task management on fully heterogeneous micro-server system: Modeling and resolution strategies., , , und . Concurrency and Computation: Practice and Experience, (2018)Multi-start simulated annealing for partially-reconfigurable FPGA floorplanning., , und . IPDPS Workshops, Seite 1335-1338. IEEE Computer Society, (2018)3DIP: An iterative partitioning tool for monolithic 3D IC., , , , und . 3DIC, Seite 1-5. IEEE, (2016)