Autor der Publikation

Early Stage Automatic Strategy for Power-Aware Signal Processing Systems Design.

, , , und . Signal Processing Systems, 82 (3): 311-329 (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Elicitation of technical requirements in large research projects: the CERBERO approach., , , , , , und . SAC, Seite 1629-1632. ACM, (2019)Power-Awarness in Coarse-Grained Reconfigurable Multi-Functional Architectures: a Dataflow Based Strategy., , , und . Signal Processing Systems, 87 (1): 81-106 (2017)Preface to the Special Issue on Methods, Tools, and Architectures for Signal and Image Processing., und . Signal Processing Systems, 91 (7): 701-702 (2019)Demo: Reconfigurable Platform Composer Tool., , , , , und . DASIP, Seite 245-246. IEEE, (2016)Towards self-adaptive networks on chip for massively parallel processors: multilevel quality of service programmability., , , und . Conf. Computing Frontiers, Seite 19. ACM, (2011)Dataflow-Based Design of Coarse-Grained Reconfigurable Platforms., , , , und . SiPS, Seite 127-129. IEEE, (2016)Dataflow-Functional High-Level Synthesis for Coarse-Grained Reconfigurable Accelerators., , , , , , , und . Embedded Systems Letters, 11 (3): 69-72 (2019)Optimization and deployment of CNNs at the edge: the ALOHA experience., , , , , , , , , und 8 andere Autor(en). CF, Seite 326-332. ACM, (2019)A coarse-grained reconfigurable wavelet denoiser exploiting the Multi-Dataflow Composer tool., , , , und . DASIP, Seite 141-148. IEEE, (2013)Exploring custom heterogeneous MPSoCs for real-time neural signal decoding., , , , und . DASIP, Seite 1-8. IEEE, (2015)