Autor der Publikation

Automatic identification of application-specific functional units with architecturally visible storage.

, , , und . DATE, Seite 212-217. European Design and Automation Association, Leuven, Belgium, (2006)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Virtualizing on-chip distributed ScratchPad memories for low power and trusted application execution., , , und . Design Autom. for Emb. Sys., 17 (2): 377-409 (2013)A Unified code generation approach using mutation scheduling., , und . Code Generation for Embedded Processors, Seite 203-218. Kluwer, (1994)Fast Configurable-Cache Tuning With a Unified Second-Level Cache., , und . IEEE Trans. VLSI Syst., 17 (1): 80-91 (2009)Considering Run-Time Reconfiguration Overhead in Task Graph Transformations for Dynamically Reconfigurable Architectures., , und . FCCM, Seite 273-274. IEEE Computer Society, (2005)Cyberphysical-system-on-chip (CPSoC): a self-aware MPSoC paradigm with cross-layer virtual sensing and actuation., , , , und . DATE, Seite 625-628. ACM, (2015)COSMECA: application specific co-synthesis of memory and communication architectures for MPSoC., und . DATE, Seite 700-705. European Design and Automation Association, Leuven, Belgium, (2006)Customizing Software Toolkits for Embedded Systems-On-Chip., , und . DIPES, Volume 189 von IFIP Conference Proceedings, Seite 87-98. Kluwer, (2000)Data Cache Sizing for Embedded Processor Applications., , und . DATE, Seite 925-926. IEEE Computer Society, (1998)Generic Processor Modeling for Automatically Generating Very Fast Cycle-Accurate Simulators., , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 25 (12): 2904-2918 (2006)Data-Reuse-Driven Energy-Aware Cosynthesis of Scratch Pad Memory and Hierarchical Bus-Based Communication Architecture for Multiprocessor Streaming Applications., , , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 27 (8): 1439-1452 (2008)