Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Mitsuyama, Yukio
Eine Person hinzufügen mit dem Namen Mitsuyama, Yukio
 

Weitere Publikationen von Autoren mit dem selben Namen

A predictive delay fault avoidance scheme for coarse-grained reconfigurable architecture., , , , , und . FPL, Seite 615-618. IEEE, (2012)Area-Efficient Reconfigurable Architecture for Media Processing., , , , , und . IEICE Transactions, 91-A (12): 3651-3662 (2008)VLSI architecture of dynamically reconfigurable hardware-based cipher., , , und . ISCAS (4), Seite 734-737. IEEE, (2001)NBTI Mitigation Method by Inputting Random Scan-In Vectors in Standby Time., , , , und . IEICE Transactions, 97-A (7): 1483-1491 (2014)Measurement of Variations in FPGAs under Various Load Conditions., , und . IPSJ Trans. System LSI Design Methodology, (2020)Transistor Variability Modeling and its Validation With Ring-Oscillation Frequencies for Body-Biased Subthreshold Circuits., , , und . IEEE Trans. VLSI Syst., 18 (7): 1118-1129 (2010)FeRAM Circuit Technology for System on a Chip., , , , , , , , und . Evolvable Hardware, Seite 193-. IEEE Computer Society, (1999)Variability and Soft-Error Resilience in Dependable VLSI Platform., und . ATS, Seite 45-50. IEEE Computer Society, (2014)Stress Probability Computation for Estimating NBTI-Induced Delay Degradation., , , und . IEICE Transactions, 94-A (12): 2545-2553 (2011)Comparative Evaluation of Lifetime Enhancement with Fault Avoidance on Dynamically Reconfigurable Devices., , , , und . IEICE Transactions, 97-A (7): 1468-1482 (2014)