Autor der Publikation

On Relaxing Task Isolation in Overrun Handling to Provide Probabilistic Guarantees to Soft Real-Time Tasks with Varying Execution Times.

, , , und . ECRTS, Seite 193-202. IEEE Computer Society, (2002)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Scratchpad Memory Management Techniques for Code in Embedded Systems without an MMU., , , , , und . IEEE Trans. Computers, 59 (8): 1047-1062 (2010)A design framework for real-time embedded systems with code size and energy constraints., , , , und . ACM Trans. Embedded Comput. Syst., 7 (2): 18:1-18:27 (2008)Copycat: A High Precision Real Time NAND Simulator., , , und . CoRR, (2016)Efficiently supporting hard/soft deadline transactions in real-time database systems., , , , und . RTCSA, Seite 74-80. IEEE Computer Society, (1996)An Accurate Worst Case Timing Analysis for RISC Processors., , , , , , , , , und . IEEE Trans. Software Eng., 21 (7): 593-604 (1995)U-Cache: A Cost-Effective Solution to the Synonym Problem., , , , , und . HPCA, Seite 243-252. IEEE Computer Society, (1995)Towards application/file-level characterization of block references: a case for fine-grained buffer management., , , und . SIGMETRICS, Seite 286-295. ACM, (2000)A Flexible Tradeoff Between Code Size and WCET Using a Dual Instruction Set Processor., , , und . SCOPES, Volume 3199 von Lecture Notes in Computer Science, Seite 244-258. Springer, (2004)Analysis of Worst Case DMA Response Time in a Fixed-Priority Bus Arbitration Protocol., , , und . Real-Time Systems, 23 (3): 209-238 (2002)Cache-Conscious Limited Preemptive Scheduling., , , , und . Real-Time Systems, 17 (2-3): 257-282 (1999)