Autor der Publikation

Eliminating global interpreter locks in ruby through hardware transactional memory.

, , und . PPOPP, Seite 131-142. ACM, (2014)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Optimized Durable Commitlog for Apache Cassandra Using CAPI-Flash., , , und . CLOUD, Seite 156-163. IEEE, (2016)CAPI-Flash Accelerated Persistent Read Cache for Apache Cassandra., , , und . IEEE CLOUD, Seite 220-228. IEEE Computer Society, (2018)Efficient runtime tracking of allocation sites in Java., , , , und . VEE, Seite 109-120. ACM, (2010)Eliminating global interpreter locks in ruby through hardware transactional memory., , und . PPOPP, Seite 131-142. ACM, (2014)Partial Value Number Redundancy Elimination., und . LCPC, Volume 3602 von Lecture Notes in Computer Science, Seite 409-423. Springer, (2004)Coloring-based coalescing for graph coloring register allocation., , , , und . CGO, Seite 160-169. ACM, (2010)Continuous object access profiling and optimizations to overcome the memory wall and bloat., und . ASPLOS, Seite 147-158. ACM, (2012)Quantitative comparison of hardware transactional memory for Blue Gene/Q, zEnterprise EC12, Intel Core, and POWER8., , , , und . ISCA, Seite 144-157. ACM, (2015)Transactional memory support in the IBM POWER8 processor., , , , , , , , und . IBM Journal of Research and Development, (2015)Sentinel PRE: Hoisting beyond Exception Dependency with Dynamic Deoptimization., und . CGO, Seite 328-338. IEEE Computer Society, (2005)