Autor der Publikation

Timing margin enhancement technique for current mode interface.

, und . IEICE Electronic Express, 11 (19): 20140766 (2014)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Nagata, Makoto
Eine Person hinzufügen mit dem Namen Nagata, Makoto
 

Weitere Publikationen von Autoren mit dem selben Namen

Introduction to the Special Issue on the 2011 Symposium on VLSI Circuits., und . J. Solid-State Circuits, 47 (4): 795-796 (2012)A Feature Associative Processor for Image Recognition Based on A-D merged Architecture., , , , , , und . VLSI, Volume 162 von IFIP Conference Proceedings, Seite 77-88. Kluwer, (1999)In-system diagnosis of RF ICs for tolerance against on-chip in-band interferers., , , , , , , , und . ITC, Seite 1-9. IEEE Computer Society, (2013)F1: Designing secure systems: Manufacturing, circuits and architectures., , , , , , und . ISSCC, Seite 492-494. IEEE, (2016)An intermittent-driven supply-current equalizer for 11x and 4x power-overhead savings in CPA-resistant 128bit AES cryptographic processor., , , , und . A-SSCC, Seite 225-228. IEEE, (2014)A 286 F2/Cell Distributed Bulk-Current Sensor and Secure Flush Code Eraser Against Laser Fault Injection Attack on Cryptographic Processor., , , , , , , und . J. Solid-State Circuits, 53 (11): 3174-3182 (2018)Experimental Verification of Power Supply Noise Modeling for EMI Analysis through On-Board and On-Chip Noise Measurements., , und . IEICE Transactions, 90-C (6): 1282-1290 (2007)Design of Effective Supply Voltage Monitor for Measuring Power Rails of Integrated Circuits., , und . IEICE Transactions, 96-C (4): 538-545 (2013)Current-Mode Transceiver with Nonfeedback Clock Recovery Capability for Mobile Applications., , und . IEICE Transactions, 91-C (9): 1453-1462 (2008)A Mixed Circuit and System Level Simulation Technique of Collision-Resistant RFID System., , , und . IEICE Transactions, 90-C (6): 1299-1303 (2007)