Autor der Publikation

A Deadlock-Free and Connectivity-Guaranteed Methodology for Achieving Fault-Tolerance in On-Chip Networks.

, , , , und . IEEE Trans. Computers, 65 (2): 353-366 (2016)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Sphinx: A Secure Architecture Based on Binary Code Diversification and Execution Obfuscation., , , und . CoRR, (2018)SAPA: Self-Aware Polymorphic Architecture., , , und . CoRR, (2018)Mystic: Mystifying IP Cores Using an Always-ON FSM Obfuscation Method., , , , , und . ISVLSI, Seite 626-631. IEEE Computer Society, (2018)Hermes: Secure heterogeneous multicore architecture design., , , und . HOST, Seite 14-20. IEEE Computer Society, (2017)HAsim: FPGA-based high-detail multicore simulation using time-division multiplexing., , , , und . HPCA, Seite 406-417. IEEE Computer Society, (2011)MARTHA: architecture for control and emulation of power electronics and smart grid systems., , , und . DATE, Seite 519-524. EDA Consortium San Jose, CA, USA / ACM DL, (2013)Application Specific Networks-on-Chip Synthesis: An Energy Efficient Approach., , , , und . ISVLSI, Seite 52-57. IEEE Computer Society, (2018)ClosNets: Batchless DNN Training with On-Chip a Priori Sparse Neural Topologies., , und . FPL, Seite 55-59. IEEE Computer Society, (2018)Time-Predictable Computer Architecture for Cyber-Physical Systems: Digital Emulation of Power Electronics Systems., , , , , und . RTSS, Seite 305-316. IEEE Computer Society, (2011)Fast Dynamic Device Authentication Based on Lorenz Chaotic Systems., , und . DFT, Seite 1-6. IEEE Computer Society, (2018)