Autor der Publikation

Fast design space exploration framework with an efficient performance estimation technique.

, , , , und . ESTIMedia, Seite 27-32. IEEE Computer Society, (2004)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Reliability-aware mapping optimization of multi-core systems with mixed-criticality., , , , , und . DATE, Seite 1-4. European Design and Automation Association, (2014)A Parallel Simulation Technique for Multicore Embedded Systems and Its Performance Analysis., , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 31 (1): 121-131 (2012)System-level performance analysis of multiprocessor system-on-chips by combining analytical model and execution time variation., und . Microprocessors and Microsystems - Embedded Hardware Design, 38 (3): 233-245 (2014)A dataflow specification for system level synthesis of 3D graphics applications., , und . ASP-DAC, Seite 78-84. ACM, (2001)Fast design space exploration framework with an efficient performance estimation technique., , , , und . ESTIMedia, Seite 27-32. IEEE Computer Society, (2004)On-chip communication architecture exploration for processor-pool-based MPSoC., , und . DATE, Seite 466-471. IEEE, (2009)Relaxed synchronization technique for speeding-up the parallel simulation of multiprocessor systems., , und . ASP-DAC, Seite 449-454. IEEE, (2012)Fast Communication Architecture Exploration of Processor Pool-Based MPSoC via Static Performance Analysis., , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 30 (3): 468-472 (2011)Similarity comparison of mechanical parts to reuse existing designs., , und . Computer-Aided Design, 38 (9): 973-984 (2006)A Systematic Design Space Exploration of MPSoC Based on Synchronous Data Flow Specification., , und . Signal Processing Systems, 58 (2): 193-213 (2010)