Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Ultra-low voltage VLSIs for energy efficient systems., , , , und . ISSCC, Seite 514-515. IEEE, (2011)F2: VLSI power-management techniques: Principles and applications., , , , , und . ISSCC, Seite 502-503. IEEE, (2013)A 0.5-16.3 Gbps Multi-Standard Serial Transceiver With 219 mW/Channel in 16-nm FinFET., , , , , , , , , und 7 andere Autor(en). J. Solid-State Circuits, 52 (7): 1783-1797 (2017)Design of a 50-Gb/s Hybrid Integrated Si-Photonic Optical Link in 16-nm FinFET., , , , , , , , , und 1 andere Autor(en). J. Solid-State Circuits, 55 (4): 1086-1095 (2020)Session 20 - Advanced wireline techniques., und . CICC, IEEE, (2008)Session 3 overview: Ultra-high-speed wireline transceivers and energy-efficient links: Wireline subcommittee., und . ISSCC, Seite 50-51. IEEE, (2015)3.3 A 0.5-to-32.75Gb/s flexible-reach wireline transceiver in 20nm CMOS., , , , , , , , , und 6 andere Autor(en). ISSCC, Seite 1-3. IEEE, (2015)A 0.4mW/Gb/s 16Gb/s near-ground receiver front-end with replica transconductance termination calibration., , , , , , , , , und 1 andere Autor(en). ISSCC, Seite 132-134. IEEE, (2012)Session 2 overview: Ultra-high-speed transceivers and equalizers., und . ISSCC, Seite 26-27. IEEE, (2013)A 50Gb/s Hybrid Integrated Si-Photonic Optical Link in 16nm FinFET., , , , , , , , , und . VLSI Circuits, Seite 190-. IEEE, (2019)