Autor der Publikation

High-throughput VLSI implementations of iterative decoders and related code construction problems.

, , , und . GLOBECOM, Seite 361-365. IEEE, (2004)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Jayakumar, Nikhil
Eine Person hinzufügen mit dem Namen Jayakumar, Nikhil
 

Weitere Publikationen von Autoren mit dem selben Namen

A Fast Hardware Approach for Approximate, Efficient Logarithm and Antilogarithm Computations., , und . IEEE Trans. VLSI Syst., 17 (2): 269-277 (2009)High-throughput VLSI Implementations of Iterative Decoders and Related Code Construction Problems., , , , und . VLSI Signal Processing, 49 (1): 185-206 (2007)A probabilistic method to determine the minimum leakage vector for combinational designs in the presence of random PVT variations., , , und . Integration, 41 (3): 399-412 (2008)Circuit-Level Design Approaches for Radiation-Hard Digital Electronics., , , und . IEEE Trans. VLSI Syst., 17 (6): 781-792 (2009)A Predictably Low-Leakage ASIC Design Style., und . IEEE Trans. VLSI Syst., 15 (3): 276-285 (2007)A Simultaneous Input Vector Control and Circuit Modification Technique to Reduce Leakage with Zero Delay Penalty., und . ACM Trans. Design Autom. Electr. Syst., 16 (1): 9 (2010)X-Routing using Two Manhattan Route Instances., , , , , und . ICCD, Seite 45-52. IEEE Computer Society, (2005)A Structured ASIC Design Approach Using Pass Transistor Logic., , und . ISCAS, Seite 1787-1790. IEEE, (2007)On the Improvement of Statistical Static Timing Analysis., , und . ICCD, Seite 37-42. IEEE, (2006)A variation tolerant subthreshold design approach., und . DAC, Seite 716-719. ACM, (2005)