Autor der Publikation

Image Processing Vision Systems: Standard Image Sensors Versus Retinas.

, , , , , und . IEEE Trans. Instrumentation and Measurement, 56 (5): 1675-1687 (2007)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Vortex-based spin transfer oscillator compact model for IC design., , , , , und . ISCAS, Seite 589-592. IEEE, (2015)Spintronic devices as key elements for energy-efficient neuroinspired architectures., , , , , , , , , und . DATE, Seite 994-999. ACM, (2015)Implementing Binarized Neural Networks with Magnetoresistive RAM without Error Correction., , , , , , , und . CoRR, (2019)Synchronous 8-bit Non-Volatile Full-Adder based on Spin Transfer Torque Magnetic Tunnel Junction., , , , , , und . IEEE Trans. on Circuits and Systems, 62-I (7): 1757-1765 (2015)Ultra-Dense Ring-Shaped Racetrack Memory Cache Design., , , , , , , , , und 2 andere Autor(en). IEEE Trans. on Circuits and Systems, 66-I (1): 215-225 (2019)Perspectives of racetrack memory based on current-induced domain wall motion: From device to system., , , , , und . ISCAS, Seite 381-384. IEEE, (2015)Synthesis of Finite State Machines with Magnetic Domain Wall Logic., , , , , , und . ISCAS, Seite 133-136. IEEE, (2007)An improved analog computation cell for Paris II, a programmable vision chip., , , und . ISCAS (5), Seite 453-456. IEEE, (2004)Magnetic Adder Based on Racetrack Memory., , , , , und . IEEE Trans. on Circuits and Systems, 60-I (6): 1469-1477 (2013)Synchronous Non-Volatile Logic Gate Design Based on Resistive Switching Memories., , , , , , , , , und 4 andere Autor(en). IEEE Trans. on Circuits and Systems, 61-I (2): 443-454 (2014)