Autor der Publikation

Scaling of Trigate nanowire (NW) MOSFETs Down to 5 nm Width: 300 K transition to Single Electron Transistor, challenges and opportunities.

, , , , , , , , , , , , , , , und . ESSDERC, Seite 121-124. IEEE, (2012)

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Keine Personen gefunden für den Autorennamen Wacquez, Romain
Eine Person hinzufügen mit dem Namen Wacquez, Romain
 

Weitere Publikationen von Autoren mit dem selben Namen

Light-Weight Cipher Based on Hybrid CMOS/STT-MRAM: Power/Area Analysis., , , , , , und . ISCAS, Seite 1-5. IEEE, (2019)The Coupled Atom Transistor: A first realization with shallow donors implanted in a FDSOI silicon nanowire., , , , , , , , , und 2 andere Autor(en). ESSDERC, Seite 147-150. IEEE, (2013)Mass Production of Silicon MOS-SETs: Can We Live with Nano-Devices' Variability?, , , , , , , , , und 8 andere Autor(en). FET, Volume 7 von Procedia Computer Science, Seite 266-268. Elsevier, (2011)MRAM: from STT to SOT, for security and memory., , , , , , , , und . DCIS, Seite 1-6. IEEE, (2018)Scaling of Trigate nanowire (NW) MOSFETs Down to 5 nm Width: 300 K transition to Single Electron Transistor, challenges and opportunities., , , , , , , , , und 6 andere Autor(en). ESSDERC, Seite 121-124. IEEE, (2012)Extremely thin SOI for system-on-chip applications., , , , , , , , , und 10 andere Autor(en). CICC, Seite 1-4. IEEE, (2012)Variability in Fully Depleted MOSFETs., , , , , , und . ICICDT, Seite 1-3. IEEE, (2012)Impact of a Laser Pulse on a STT-MRAM Bitcell: Security and Reliability Issues., , , , , , , , und . IOLTS, Seite 243-244. IEEE, (2018)