Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Reliable On-Chip Memory Design for CMPs.. SRDS, Seite 487-488. IEEE Computer Society, (2012)Using a Flexible Fault-Tolerant Cache to Improve Reliability for Ultra Low Voltage Operation., , und . ACM Trans. Embedded Comput. Syst., 14 (2): 32:1-32:24 (2015)Cross-layer virtual/physical sensing and actuation for resilient heterogeneous many-core SoCs., , , , und . ASP-DAC, Seite 395-402. IEEE, (2016)DPCS: Dynamic Power/Capacity Scaling for SRAM Caches in the Nanoscale Era., , , , und . TACO, 12 (3): 27:1-27:26 (2015)Multi-Layer Memory Resiliency., , , , , und . DAC, Seite 48:1-48:6. ACM, (2014)Exploiting Partially-Forgetful Memories for Approximate Computing., , und . Embedded Systems Letters, 7 (1): 19-22 (2015)Cross-layer virtual/physical sensing and actuation for resilient heterogeneous many-core SoCs., , , , und . ASP-DAC, Seite 395-402. IEEE, (2016)A novel NoC-based design for fault-tolerance of last-level caches in CMPs., , und . CODES+ISSS, Seite 63-72. ACM, (2012)Power / Capacity Scaling: Energy Savings With Simple Fault-Tolerant Caches., , , , und . DAC, Seite 100:1-100:6. ACM, (2014)NoC-based fault-tolerant cache design in chip multiprocessors., , und . ACM Trans. Embedded Comput. Syst., 13 (3s): 115:1-115:26 (2014)