Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Introduction to the Special Issue on the 2011 IEEE International Solid-State Circuits Conference., , , , und . J. Solid-State Circuits, 46 (12): 2739-2744 (2011)Session 21 overview: Analog techniques: Analog subcommittee., und . ISSCC, Seite 356-357. IEEE, (2012)High-speed transceivers: Standards, challenges, and future., , , , , und . ISSCC, Seite 522-523. IEEE, (2011)A Low-Power 0.5-6.6 Gb/s Wireline Transceiver Embedded in Low-Cost 28 nm FPGAs., , , , , , , , , und 4 andere Autor(en). J. Solid-State Circuits, 48 (11): 2582-2594 (2013)Time-Variant Characterization and Compensation of Wideband Circuits., , , und . CICC, Seite 487-490. IEEE, (2007)Technologies that could change the world - You decide!, und . ISSCC, Seite 515. IEEE, (2012)3.3 A 0.5-to-32.75Gb/s flexible-reach wireline transceiver in 20nm CMOS., , , , , , , , , und 6 andere Autor(en). ISSCC, Seite 1-3. IEEE, (2015)A wide common-mode fully-adaptive multi-standard 12.5Gb/s backplane transceiver in 28nm CMOS., , , , , , , , , und 6 andere Autor(en). VLSIC, Seite 104-105. IEEE, (2012)Will continued process-node shrinks kill high-performance analog design?, , , , , , , , und . CICC, Seite 616-617. IEEE, (2005)A 0.5-16.3 Gb/s Fully Adaptive Flexible-Reach Transceiver for FPGA in 20 nm CMOS., , , , , , , , , und 4 andere Autor(en). J. Solid-State Circuits, 50 (8): 1932-1944 (2015)