Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

IA-32 Processor with a Wide-Voltage-Operating Range in 32-nm CMOS., , , , und . IEEE Micro, 33 (2): 28-36 (2013)Test implications and challenges in near threshold computing special session., , , und . VTS, Seite 1. IEEE Computer Society, (2016)An 80-Tile 1.28TFLOPS Network-on-Chip in 65nm CMOS., , , , , , , , , und 4 andere Autor(en). ISSCC, Seite 98-589. IEEE, (2007)A 2 Tb/s 6 , ˟, 4 Mesh Network for a Single-Chip Cloud Computer With DVFS in 45 nm CMOS., , , , , , , , und . J. Solid-State Circuits, 46 (4): 757-766 (2011)Guest Editors' Introduction: Promises and Challenges of Novel Interconnect Technologies., und . IEEE Design & Test of Computers, 27 (4): 6-9 (2010)Wide-Range Many-Core SoC Design in Scaled CMOS: Challenges and Opportunities., , , , , , , , , und . IEEE Trans. Very Large Scale Integr. Syst., 29 (5): 843-856 (2021)Within-Die Variation-Aware Dynamic-Voltage-Frequency-Scaling With Optimal Core Allocation and Thread Hopping for the 80-Core TeraFLOPS Processor., , , , , , , , , und 2 andere Autor(en). J. Solid-State Circuits, 46 (1): 184-193 (2011)A 48-Core IA-32 message-passing processor with DVFS in 45nm CMOS., , , , , , , , , und 20 andere Autor(en). ISSCC, Seite 108-109. IEEE, (2010)A 90mW/GFlop 3.4GHz Reconfigurable Fused/Continuous Multiply-Accumulator for Floating-Point and Integer Operands in 65nm., , , , , , und . VLSI Design, Seite 252-257. IEEE Computer Society, (2010)Introduction to the Special Section on the 2019 IEEE International Solid-State Circuits Conference (ISSCC)., und . J. Solid-State Circuits, 54 (11): 2919-2920 (2019)