Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

Univ. -Prof. Dr. Andreas Bulling University of Stuttgart

VisRecall++: Analysing and Predicting Recallability of Information Visualisations from Gaze Behaviour (Dataset and Reproduction Data), und . Software, (2024)Related to: Y. Wang, Y. Jiang, Z. Hu, C. Ruhdorfer, M. Bâce, A. Bulling. "VisRecall++: Analysing and Predicting Recallability of Information Visualisations from Gaze Behaviour", in Proceedings of the ACM on Human-Computer Interaction (PACM HCI). doi: 10.1145/3655613.
 

Weitere Publikationen von Autoren mit dem selben Namen

A Fast Analog Circuit Analysis Algorithm for Design Modification and Verification., , , und . IEEE Trans. on CAD of Integrated Circuits and Systems, 30 (2): 308-313 (2011)Mixed signal and SoC design flow requirements.. ISCAS (6), Seite 5974-5977. IEEE, (2005)Next generation wireless-multimedia devices: who is up for the challenge?, , , , , , und . DAC, Seite 353-354. ACM, (2008)Functional yield enhancement and statistical design of a low power transconductor., und . ISCAS (2), Seite 436-439. IEEE, (1999)Robust Design of Basic Low Voltage CMOS Transconductors., , und . VLSI Signal Processing, 22 (2): 87-102 (1999)An efficient and well-controlled IC system development flow: design approved specification and design guided test plan., und . ISCAS (3), Seite 2775-2778. IEEE, (2005)Editorial., und . VLSI Signal Processing, 22 (2): 83-85 (1999)Guest Editorial - ISCAS 2007., und . IEEE Trans. on Circuits and Systems, 55-I (3): 713-714 (2008)Editorial ISCAS 2006 Special Section on Analog Circuits and Systems., und . IEEE Trans. on Circuits and Systems, 54-I (1): 191-192 (2007)Linear Transconductors Using Low Voltage Low Power Square-Law Cmos Cells., und . Great Lakes Symposium on VLSI, Seite 206-209. IEEE Computer Society, (1999)